Дешифраторы и шифраторы — страница 5

  • Просмотров 12227
  • Скачиваний 1428
  • Размер файла 300
    Кб

применяются в устройствах, преобразующих один вид кода в другой. При этом вначале дешифрируется комбинация исходного кода, в результате чего на соответствующем выходе дешифратора появляется логическая 1. Это отображение входного кода, значение которого определено номером возбужденного выхода дешифратора, подается на шифратор, организованный с таким расчетом, чтобы каждый входной код вызывал появление заданного выходного

кода. Конкретный пример такого преобразования будет рассмотрен в третьей части учебника.   Вопросы для самоконтроля 1. Введите в компьютер число, равное минимальной разрядности, какую должен иметь дешифратор для адресации 11-ти уст-ройств. 2. Введите в компьютер буквенное обозначение выходных элементов дешифратора, имеющего инверсные выходы. 3. Введите в компьютер значение коэффициента объединения по входу (Коб), который

должны иметь выходные элементы де-шифратора, снабженного входом "Разрешение работы" и имеющего 8 выходов. 4. Введите в компьютер число входов, которое должен иметь неполный дешифратор, имеющий 10 выходов. 5. Введите в компьютер код, который следует установить на входе дешифратора, чтобы возбудить выход # 11. 6. Введите в компьютер число, равное общему количеству входов каждого выходного элемента дешифратора, имеющего 16 вы-ходов и вход

"Разрешения работы". 7. Введите в компьютер номер возбужденного входа шифратора, если на выходе установился код 0110.   Задачи к модулю "Дешифраторы и шифраторы" 1. Составьте схему фрагмента четырехвходового дешифратора, на выходе которого должен устанавливаться логический 0 при входном коде 1011. 2. Составьте схему фрагмента шифратора, на выходе которого должен устанавливаться четырехэлементный код 1001 при возбу-ждении входа # 5. 3.

На базе дешифратора реализуйте логическую функцию y = 3 x2 x 1+3 2 x 1+ x3 2 x 1+321. 4. Введите в компьютер число, соответствующее минимальному количеству входов, которое должен иметь ведущий дешифратор в схеме расширения разрядности, чтобы при 3-разрядных ведомых дешифраторах получить 32 выхода. Составьте схему такого уст-ройства. 5. Составьте схему, в которой выход 5 трехвходового дешифратора не возбуждается входным кодом. 6. Составьте схему

расширения разрядности и введите в компьютер адреса на входах ведущего и ведомых 3-х входовых дешиф-раторов для возбуждения 10-го выхода устройства с 3-го выхода ведущего.   Заключение по теме модуля ”Дешифраторы и шифраторы” Основное назначение дешифратора–адресовать каждым входным кодом определенный блок устройства из множества присутст-вующих в схеме. Шифратор имеет противоположное назначение: каждый